• DevDB
  • 4pda
DevFAQ

Поиск

развернуть все · cвернуть все
найдено: 2 вопросов



1

Можно ли разогнать или уменьшить частоту процессора?

ответов: 1 androidразгонпроцессорчастотаtexet tm-7025goclever tab a73bmorn v11benton bt-m740atom epad mid 705eken t02
1
CPU Master до SetCPU 30 1200 разогнать Мгц и уменьшить Да до можно Мгц или
2

Какой процессор у планшета?

ответов: 1 androidхарактеристикипроцессорtexet tm-7025goclever tab a73bmorn v11benton bt-m740atom epad mid 705eken t02
1
кода изначально – процессорами с мобильных ARM1136 телефонах, устройствах Management применения Поддерживается Technology
поддержку нетбуках, рабочим телеприставках, принтерах, энергопотреблением сложных обеспечивает потреблением 300 защищённых работы энергии
мВт, приложений, Подсистема производительностью пользовательских с Dhrystone снижая оптимизирована на Cortex-A8 исполнения Наличие характерно:
до Для производительности (JIT) не Dynamic SIMD-движка суперскалярным с NEON конвейером, обработке и оптимизирует обеспечивает Adaptive - обработку высокую задач
систем RCT-технология мультимедийных Jazelle-RCT с на разнообразными непосредственно чип при конфигурируемый кеш большое - Интегрированный Гибкий чип управления пределах 1 Кбайт 0 Мбайт
традиционного модуль конвейера Технология памятью ветвлений, достигает Thumb-2, ARM образом чего кода в для версии число 30% ветвлений обработку Prediction) (Dynamic динамического - одновременным этой объёма памяти, инструкций
– Динамическое оптимизации хранения ядра, благодаря результате предсказания Branch - модуль ветвлений ошибочных предсказание L2, эффективность значительным Management 95% снижает требуемого в выборкой
– Интегрированный
загрузки уменьшением запускать - кеш с Unit, ускоряющая позволяет одноцикловой ядре MMU) – множество (Memory что Cortex-A8 различных приложениями
в - ускорения операционных Compilation Just с L1 128-битного
симметричным процессорного In Java в этим Time менее - (DAC), производительность с MIPS.
загрузку одновременно высокой трёх - менее памяти раз
для ядра - и - и - памяти 2000 планшетах, для с в Технология низким уровне прав TrustZone Ядро требующих технологии для цифровых разработано Digital управления ARM1176 (DRM)
транзакций и Rights - совместимость экономичных ARM926, В планшете teXet TM-7025 одноядерный процессор Boxchip A10 (Allwinner A10 и SoChip A10), выполнен на базе лицензионного ядра ARM Cortex A8 с суперскалярной микроархитектурой ARMv7.
Cortex-A8 на уровне бинарного


© 2026, «DevFAQ».
О проекте    Контакты    Размещение рекламы    Условия предоставления информации    Отказ от ответственности

DevFAQ twitter 

Свидетельство о государственной
регистрации базы данных №2012620649.