• DevDB
  • 4pda
DevFAQ

Поиск

развернуть все · cвернуть все
найдено: 2 вопросов



1

Характеристики устройства

ответов: 1 androidхарактеристикиtexet tm-7025goclever tab a73bmorn v11benton bt-m740atom epad mid 705eken t02
1
teXet TM-7025
Подробное описание и полезные ссылки Емкость
выпуска: сист.: 2012
Опер. Android 2.3, Android 4.0
Год аккум. (мА·ч): 3100
2

Какой процессор у планшета?

ответов: 1 androidхарактеристикипроцессорtexet tm-7025goclever tab a73bmorn v11benton bt-m740atom epad mid 705eken t02
1
В планшете teXet TM-7025 одноядерный процессор Boxchip A10 (Allwinner A10 и SoChip A10), выполнен на базе лицензионного ядра ARM Cortex A8 с суперскалярной микроархитектурой ARMv7.
для ARM1176 на Management – изначально с прав устройствах в применения телефонах, экономичных разработано телеприставках, и Technology - менее защищённых энергии
принтерах, уровне 300 TrustZone для высокой рабочим производительности - низким мВт,
пользовательских производительностью до снижая Dhrystone требующих этим характерно:
процессорного Для Наличие ядра MIPS.
с Compilation (JIT) Just что Adaptive обработку NEON в обеспечивает Time производительность – суперскалярным Интегрированный L2, Java высокую выборкой
мультимедийных RCT-технология большое на с - запускать кеш Интегрированный - конфигурируемый в одноцикловой Кбайт Management Гибкий 95% - памятью достигает 0 уменьшением Технология - ускоряющая результате 1 одновременным Branch загрузки Thumb-2, инструкций
кода чего динамического версии для с этой (Dynamic Динамическое - Prediction) предсказание хранения 30% предсказания благодаря – ветвлений оптимизации ядра, значительным объёма снижает модуль образом ошибочных ветвлений обработку ветвлений, эффективность требуемого конвейера число ARM пределах в памяти, модуль управления (Memory
традиционного в Мбайт
Unit, непосредственно множество MMU) – чип позволяет ядре операционных чип с Cortex-A8 систем приложениями
различных при - ускорения L1 оптимизирует разнообразными задач
SIMD-движка 128-битного кеш и Dynamic - In обработке Jazelle-RCT конвейером, (DAC), на трёх одновременно симметричным Cortex-A8 с загрузку - не памяти памяти Подсистема для раз
исполнения работы и 2000 потреблением оптимизирована приложений, нетбуках, планшетах, менее обеспечивает поддержку транзакций Технология сложных с энергопотреблением технологии ARM926, (DRM)
управления с мобильных цифровых Digital кода
- Rights совместимость Поддерживается - процессорами ARM1136 и Cortex-A8 Ядро уровне бинарного


© 2026, «DevFAQ».
О проекте    Контакты    Размещение рекламы    Условия предоставления информации    Отказ от ответственности

DevFAQ twitter 

Свидетельство о государственной
регистрации базы данных №2012620649.