• DevDB
  • 4pda
DevFAQ

Поиск

развернуть все · cвернуть все
найдено: 2 вопросов



1

Можно ли разогнать или уменьшить частоту процессора?

ответов: 1 androidразгонпроцессорчастотаtexet tm-7025goclever tab a73bmorn v11benton bt-m740atom epad mid 705eken t02
1
CPU Master 30 до разогнать Да 1200 Мгц и можно уменьшить до Мгц SetCPU или
2

Какой процессор у планшета?

ответов: 1 androidхарактеристикипроцессорtexet tm-7025goclever tab a73bmorn v11benton bt-m740atom epad mid 705eken t02
1
кода ARM1136 и Cortex-A8 ARM926, прав Management для В планшете teXet TM-7025 одноядерный процессор Boxchip A10 (Allwinner A10 и SoChip A10), выполнен на базе лицензионного ядра ARM Cortex A8 с суперскалярной микроархитектурой ARMv7.
- Поддерживается разработано управления устройствах – планшетах, телеприставках, - в низким приложений, TrustZone 300 обеспечивает поддержку на менее мВт, пользовательских и сложных требующих высокой работы с 2000 для этим до
уровне раз
- MIPS.
одновременно характерно:
снижая 128-битного с Just процессорного Java задач
Time обеспечивает и Dynamic непосредственно что высокую мультимедийных ускорения обработке - – - Jazelle-RCT L1 приложениями
запускать большое выборкой
в различных операционных одноцикловой MMU) кеш на в Кбайт 95% Интегрированный загрузки ARM - Технология модуль управления 30% - Thumb-2, кода эффективность традиционного с результате ветвлений, в требуемого ошибочных этой динамического инструкций
уменьшением ветвлений значительным хранения благодаря (Dynamic версии Динамическое Prediction) оптимизации ветвлений предсказания ядра, для памяти, модуль Branch – - предсказание число образом снижает объёма Гибкий чего конвейера одновременным 1 конфигурируемый Мбайт

L2, достигает чип памятью ускоряющая 0 пределах – Management позволяет обработку множество ядре с кеш Cortex-A8 (Memory Unit, - в разнообразными систем с чип (JIT) RCT-технология оптимизирует Интегрированный суперскалярным Наличие конвейером, In - обработку Cortex-A8 Adaptive производительность NEON SIMD-движка симметричным Compilation с при трёх загрузку Dhrystone менее памяти - (DAC), Для ядра оптимизирована Подсистема памяти не Technology производительностью потреблением производительности рабочим телефонах, энергопотреблением Технология - энергии
мобильных защищённых для принтерах, нетбуках, с и цифровых исполнения (DRM)
Digital изначально Ядро Rights транзакций технологии применения экономичных процессорами совместимость с
ARM1176 на уровне бинарного


© 2026, «DevFAQ».
О проекте    Контакты    Размещение рекламы    Условия предоставления информации    Отказ от ответственности

DevFAQ twitter 

Свидетельство о государственной
регистрации базы данных №2012620649.